[转]Xilinx:ERROR:Xst:2035

摘要:
如果一定要使用多个时钟信号的话,而且出现上述错误,可以通过下述方法使之能通过综合,不过这种方法还是很可能导致后面的错误。

在Project里对时钟多次分频多处使用时,综合可能出现如下错误:

ERROR:Xst:2035 - Port has illegal connections. This port is connected to an input buffer and other components.

缩写代码时,这种编码方式是不被推崇的,在一个Project里面,最好不要出现多个时钟,这样可能导致系统的不稳定。其实很多时候,我们是可以用使能信号代替这种时钟信号的,譬如通过计数得到的一个脉冲信号。

如果一定要使用多个时钟信号的话,而且出现上述错误,可以通过下述方法使之能通过综合,不过这种方法还是很可能导致后面的错误。

解决的方法是禁掉自动I/O Buffer insertion 功能:

1、右击“synthesize”,选择“properties”;

2、选择“Xilinx Specific Options”,把add I/O buffer 的勾去掉:

[转]Xilinx:ERROR:Xst:2035第1张

3、保存,再次综合。

免责声明:文章转载自《[转]Xilinx:ERROR:Xst:2035》仅用于学习参考。如对内容有疑问,请及时联系本站处理。

上篇vm15.5.1安装Mac os XDotNetBar教程下篇

宿迁高防,2C2G15M,22元/月;香港BGP,2C5G5M,25元/月 雨云优惠码:MjYwNzM=

相关文章

DDR工作原理【转】

转自:https://www.cnblogs.com/shengansong/archive/2012/09/01/2666213.html DDR SDRAM全称为Double Data Rate SDRAM,中文名为“双倍数据流SDRAM”。DDR SDRAM在原有的SDRAM的基础上改进而来。也正因为如此,DDR能够凭借着转产成本优势来打败昔日的对手...

Xilinx ISE 14.7 安装教程

在软件安装之前,得准备好软件安装包,可从Xilinx官网上下载: http://china.xilinx.com/support/download/index.html/content/xilinx/zh/downloadNav/design-tools.html。 下载好的软件如下所示: 接下来开始安装ISE14.7软件: (1)在安装包目录下双...

在ModelSim中添加Xilinx仿真库

在ModelSim中添加Xilinx仿真库 说明: l ModelSim一定要安装在不带空格的目录下,即不要安装在“Program Files”目录下。如作者是安装在D:softwaresModelsim目录下。 l ISE软件也最好安装在不带空格的目录下。 1、找到开始菜单->程序->Xilinx ISE Design Suite 11 -&...

STM32 OLED屏显示详解

不多废话,先看效果         全家福 观看演示效果: https://www.bilibili.com/video/BV13V411b78V 一、基础认识及引脚介绍 屏幕参数: 尺寸:0.96英寸 分辨率:128*64 驱动芯片:SSD1306 驱动接口协议:SPI 引脚说明: 二、 SSD1306芯片介绍 SSD1306是一款带控制器的用于OL...

Xilinx开发入门之工具使用

基本步骤是:写完.v文件后开始综合Synthesize;然后打开PlanAhead-Post Synthesis分配引脚(会自动添加.ucf文件);若要使用ChipScope,则New一个.cdc文件(ChipScope Definition and Connection File),Trigger Width用于设置共有几个被观察信号,Data Dept...

STM32定时器应用——PWM

STM32的定时器有三种,高级定时器(TIM1和TIM8),通用定时器(TIM2、TIM3、TIM4、TIM5)和基本定时器(TIM6和TIM7)。 这三者的区别是: 基本定时器:基本定时器功能比较简单,主要是计时,也可以为DAC提供时钟,直接触发驱动DAC 通用定时器:通用定时器除了基本的定时功能外,还可以测量输入信号的脉冲长度,也就是输入捕获功能,...