Protel与PADS之间相关文件的转换

摘要:
2.5转换完成后,系统会弹出转换结果报告框,提示相关错误和警告信息,用户可以查看;2.6在预设路径中,有四个库文件:xxx.ld9;xxx.ln9;xxx.pd9;Xxx.pt9,包括相关组件的原理封装和PCB封装;2.7将相关新目录导入PADSLogic:打开PADSLogiic软件,操作文件-˃库-˃管理库。列表-˃添加-˃选择要导入的新目录文件,如“*.pt9”;2.8验证导入的原理组件库:返回到LibraryManager面板并选择“贴花过滤器”。此时,您可以在CAEDeals下的列表中看到相关组件PCB包。

ProtelPADS之间相关文件的转换

作者:Gary Wu 联系方式:yiqi1988@126.com日期:September 1st, 2012

1.将Protel的原理图元件库导入PADS:

操作:

1.1StartMenu->MentorGraphicsSDD->PADS9.0->Translators->PADSSchematicTranslator;

1.2设置转换文件的相关选项:

Selectthesourcedesignformatfortranslation: Protel99SE/DXP;

Selecttheoutputdesignformat: PADSLogic

1.3导入相关的原始文件:

选择Libraries选项卡,Add按键添加相关的原始文件:*.lib;*.SchLib;*.ddb;

1.4开始转换文件:

设置转换文件存放路径:Placetranslatedfilesin:X:\xxx\;

"Translate"按键确认开始转换;

1.5转换文件后,系统弹出"TranslationResults"报告,用户需确认相关的错误和警告信息;

1.6在预先设置的路径下,出现4个新文件:xxx.ld9;xxx.ln9;xxx.pd9;xxx.pt9;

1.7PADSLogic导入相关的新元件库:

打开PADSLogic软件,操作:File->Library->ManageLib.List->Add->选择需导入的新元件库文件,"*.pt9";

1.8验证导入的原理元件库:

返回LibraryManager面板,在Filter中选择Logic,此时在CAEDecals下的列表中,看到相关的元件原理封装。

2.将ProtelPCB元件库和PCB设计文件导入PADS:

操作:

2.1StartMenu->MentorGraphicsSDD->PADS9.0->Translators->PADSLayoutTranslator;

2.2设置转换文件的相关选项:

按具体需求在"Filestotranslate"下设置"Translatedesigns""Translatelibraries";

点击"Add"按钮添加需要被转换的原始文件,文件类型Alldesigneandlibraryfiles包含了 PADS所支持转换的文件格式,如:*.ddb;*.pcb;*.lib;*.pcbdoc;*.pcblib;*.intlib;

2.3用户可以根据所需,将Protel中的PCB元件库和PCB设计文件同时转换成PADS支持的格 式,如:xxx.PcbDoc&xxx.PcbLib;

2.4确认后按Translate按钮开始转换文件格式,转换文件时如果预设的路径下存在旧版本的文 件,系统会提示用户是否覆盖;

说明:在转换原理图元件库后,相关文件目录下会生成4个相关的Library文件,而此时库中还看不到相关元件的PCB封装样式,这是因为用户还未向这4个相关的Library文件中添加PCB元件封装,此时只需在"PCBLayoutTranslator"软件中,添加需要转换格式的PCB元件封装库文件,然后,在系统转换文件时弹出的覆盖文件提示框中选择“Yes”,就可以将PCB元件封装与之前的原理图元件封装两种封装整合在一起。

2.5转换后,系统弹出转换结果的报告框,提示相关的错误与警告信息,用户自行查看;

2.6在预先设置的路径下,有4个库文件:xxx.ld9;xxx.ln9;xxx.pd9;xxx.pt9,包含了相关元件的原理封装和PCB封装;

2.7PADSLogic导入相关的新元件库:

打开PADSLogic软件,操作:File->Library->ManageLib.List->Add->选择需导入的新元件库文件,"*.pt9";

2.8验证导入的原理元件库:

返回LibraryManager面板,在Filter中选择Decal,此时在CAEDecals下的列表中,看到相关的元件PCB封装。

3.将Protel的原理图文件导入PADS:

操作:

3.1StartMenu->MentorGraphicsSDD->PADS9.0->Translators->PADSSchematicTranslator;

3.2设置转换文件的相关选项:

Selectthesourcedesignformatfortranslation: Protel99SE/DXP;

Selecttheoutputdesignformat: PADSLogic

3.3导入相关的原始文件:

选择Schematics选项卡,Add按键添加相关的原始文件:*.shc;*.schdoc;

说明:如果转换失败,原因估计是软件版本新旧的兼容问题,用户可以尝试在Protel中将原理图文件保存为低一些的版本文件,再向PADS中添加转换格式。

3.4开始转换文件:

设置转换文件存放路径:Placetranslatedfilesin:X:\xxx\;

"Translate"按键确认开始转换;

3.5转换文件后,系统弹出"TranslationResults"报告,用户需确认相关的错误和警告信息;

3.6在预先设置的路径下,出现新的PADS原理图文件,如:xxx.sch

免责声明:文章转载自《Protel与PADS之间相关文件的转换》仅用于学习参考。如对内容有疑问,请及时联系本站处理。

上篇Navicat 实现 mssql 转 mysql软件质量报告模板-产品质量度量下篇

宿迁高防,2C2G15M,22元/月;香港BGP,2C5G5M,25元/月 雨云优惠码:MjYwNzM=

相关文章

第11章 PADS功能使用技巧(1)-最全面

一、如何走蛇形线? 蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块PCB上的蛇形线越多并不意味着越“高级”。实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移,往往不得不故意进行绕线,例如DDR*(DDR1...

PADS铺铜说明

在PADS中,关于铺铜的工具,有如下: 1)放置Cooper区和禁止Cooper区 2)放置Cooper Pool区和禁止Cooper Pool区 3)放置Plane Area和禁止Plane Area区 说明: Cooper区是完整并且填满的铺铜区,适合电源部分的整块铺铜,如果该区域中有走线或过孔,也会直接覆盖,DRC检查的时候会报错,所以放置Coop...

PADS Layout VX.2.3 灌铜之后只显示灌铜外框,没有显示整块铜皮

操作系统:Windows 10 x64 工具1:PADS Layout VX.2.3 使用Copper Pour功能,画了一个灌铜区,并分配了网络。 Tools > Pour Manager,打开灌铜管理器 在Pour Manager窗口中,选择Flood,点击Start 但是,灌铜之后只显示灌铜外框,没有显示整块铜皮 后来发现,在Opti...

PADS Layout导出结构图及尺寸标注的方法

在工作中不仅仅结构部门的同事需要给你结构图纸,有时也需要我们给结构图纸到甲方爸爸—客户;在没有结构部门同事给的结构图纸的情况下,如何从PADS Layout中导出标注了尺寸的结构图呢? 第一步:在pcb上找到尺寸标注所在的层,如尺寸标注所在的Drill Drawing层,即124层,如下: 第二步:选择:文件—生成pdf后,在弹出的pdf配置界面下,选择...

电路原理图检查的十大步骤详解

最近一直在做嵌入式系统,画原理图。最后,为了保证原理图准确无误,检查原理图花费我近两周的时间,在此,把我在检查原理图方面的心得体会总结在此,供大家参考,说得不对的地方欢迎大家指出。 往往我们画完电路原理图后,也知道要检查检查,但从哪些地方入手检查呢?检查原理图需要注意哪些地方呢?下面听我根据我的经验一一道来。 1. 检查所有的芯片封装图引脚是否有误 当然,...

KiCad EDA 如何修改 Pcbnew 线路板的背景色?

KiCad EDA 如何修改 Pcbnew 线路板的背景色? 关于背景色,传统的原理图是白色,线路板是黑色。 EDA 软件 类型 颜色 Protel 原理图 浅黄色 Protel PCB 黑色 Orcad 原理图 白色 PADS Logic 原理图 黑色 PADS Layout 黑色 PADS Router 黑色 KiCa...