【资料】2021年最网红的FPGA开发板之一——DE10-Nano (SOC FPGA入门推荐!)

摘要:
DE10 Nano开发板是2021最受欢迎的FPGA开发板之一。除了广泛应用于物联网、边缘计算、硬件加速、AI和EDA教育课程之外,许多爱好者还在网络上日益流行的开源复古游戏项目Mister中使用它。让我们来看看DE10 Nano提供的材料:Youjing官方网站上的材料(中文手册可用!!!23~课程培训材料2018产学合作培训材料基于2018产学协作培训材料:http://mail.terasic.com.cn/~东流/2020培训。rar视频课程正在准备中,2020 DE10纳米系列课程的公共链接:http://www.myfpga.org/discuz/forum.php?
DE10-Nano开发板可谓2021年最网红的FPGA开发板之一,除了广泛用于物联网,边缘计算,硬件加速,AI 和 EDA教育课程外,还有不少发烧友将其用于网络上日渐风靡的开源复古游戏项目——Mister。可谓是跨越了学术界,工业界,科研界,无所不及。

友晶科技对板子提供的技术支持也是十分给力,不仅24小时官方邮件答复, 论坛值守,还不断不断的开发出配套的参考案例。下面让我们来看看DE10-Nano 都提供哪些资料吧:

友晶官网的资料(提供中文手册啦!!!)

提供中英文手册,电路图(PDF版), 各种案例教程等。官网:http://www.terasic.com.cn/cgi-bin/page/archive.pl?Language=China&CategoryNo=182&No=1048&PartNo=4

一. FPGA设计资料

1. FPGA基础案例(my_first_fpga)

2. 外设自检案例(Default code)

3. Golden_top

4. ADC信号读取案例(ADC)

5. 基于RTL代码设计的DDR3测试案例(DDR3_RTL)

6. 基于Nios设计的DDR3 VIP图像输出案例(DDR3_VIP)

7. HDMI TX显示视频图像案例(HDMI_TX)

二. FPGA与HPS协同工作的开发资料

HPS SoC 设计示例(硬件工程,Verilog)

1. 基于QT的开发板控制台案例(ControlPanel)

2. HPS控制FPGA端LED的案例(HPS_FPGA_LED)

3. GHRD工程(DE10_NANO_SoC_GHRD)

4. LXDE 桌面BSP工程(DE10_NANO_SoC_FB)

5. Nios II访问HPS端DDR3案例(Nios_Access_DDR3)


HPS SoC 设计示例(C代码)

1. HPS基础案例(my_first_hps)

2. HPS GPIO应用案例(hps_gpio)

3. HPS 传感器应用案例(hps_gsensor)

4. HPS USB应用案例(USB_Gadget)


SoC_Advanced 进阶案例

1. 查询互联网时间(NET_Time)

2. Bluetooth SPP (Serial Port Profile)案例

3. 基于OpenCV的设计案例


Linux内核为3.12的镜像

1. Linux Console镜像

2. Linux Console with framebuffer

3. Linux LXDE Desktop

4. Linux Ubuntu Desktop


Linux内核为4.5的镜像文件

1. Linux LXDE Desktop

2. Linux Ubuntu Desktop

三. OpenCL 资料

1. BSP(Board Support Package) for Intel FPGA SDK OpenCL 14.0及使用手册

2. BSP(Board Support Package) for Intel FPGA SDK OpenCL 16.0及使用手册

3. BSP(Board Support Package) for Intel FPGA SDK OpenCL 18.1及使用手册

4.支持OpenCV的OpenCL VNC 镜像文件

四. 与友晶科技子卡搭配的demo

1. 与D8M摄像头搭配的案例

2. 与蓝牙WiFi子卡RFS搭配的案例

3. 与电机驱动子卡SMK搭配的案例

4. 与Arduino Shield子卡搭配的案例

5. 与LT24搭配的案例

6. 与MTL2触摸屏搭配的案例

五. 创新设计大赛或Intel参考设计

1. 创新设计大赛优秀设计

总冠军 : Flex Force Smart Glove

银奖 : Real-time HDR video

铜奖 : PipeCNN

2.Intel参考设计

AWS Greengrass认证设计资源

六、视频资料

1. DE10-Nano产品介绍(包括简介、硬件介绍和对应外设demo演示、主子卡搭配demo 演示、可提供的案例资源等)

2. DE10-Nano Kit: Training Materials and Support Packages (DE10-Nano所提供的的案例资源)

3. DE10-Nano Linux BSP 案例演示视频

4. DE10-Nano 扩展子卡展示视频

5. DE10-Nano OpenCL 案例演示视频

观看:

http://www.terasic.com.cn/cgi-bin/page/archive.pl?Language=China&CategoryNo=182&No=1048&PartNo=6

以上2、3、4、5的合集完整视频:https://v.youku.com/v_show/id_XMzA1NzYyMzQ1Mg==.html?spm=a2hbt.13141534.app.5~5!2~5!2~5~5~5!2~5~5!2~5!2~5!2~5~5!23~A

课程培训资料

2018年产学合作培训资料

基于2018年产学合作培训资料:http://mail.terasic.com.cn/~dongliu/2020training.rar(更新自2018产学合作资料)

其中录播课正在筹备中

2020年DE10-Nano系列课程

公开链接:http://www.myfpga.org/discuz/forum.php?mod=viewthread&tid=197176&extra=

Intel官网大学计划课程(英文,可移植到DE10-Nano)

课程一: 数字逻辑

课程二: 计算机组成

课程三:嵌入式系统

课程四:人工智能

链接:https://software.intel.com/content/www/us/en/develop/topics/fpga-academic/teach.html

Intel FPGA 入门教程

链接: https://software.intel.com/content/www/cn/zh/develop/topics/fpga-academic/learn/tutorials.html

Mister 复古游戏

github网站: https://github.com/MiSTer-devel/Main_MiSTer/wiki/Setup-Guide

百度贴吧: https://tieba.baidu.com/f?kw=mister_fpga&ie=utf-8

常见问题解答FAQ

My FPGA 论坛的 DE10-Nano FAQ:http://www.myfpga.org/discuz/forum.php?mod=forumdisplay&fid=127

更多资料请联系support@terasic.com.cn

免责声明:文章转载自《【资料】2021年最网红的FPGA开发板之一——DE10-Nano (SOC FPGA入门推荐!)》仅用于学习参考。如对内容有疑问,请及时联系本站处理。

上篇配置nginxElement-ui tabs标签标题添加自定义图标下篇

宿迁高防,2C2G15M,22元/月;香港BGP,2C5G5M,25元/月 雨云优惠码:MjYwNzM=

相关文章

“FPGA+云"助力高性能计算

用AI防鲨鱼、用AI学写中国书法、用AI预测人类死亡时间、用AI审判罪犯……在人工智能方兴未艾的今天,越来越廉价和普及的AI领域真的是什么都不值钱,除了想象力。那在这无所不能的AI盛世,一定没道理让算力限制我们的想象力,更没道理让算力限制了我们的生产力。 从CPU到CPU+,从+GPU到+FPGA 随着通用处理器(CPU)的摩尔定律已入暮年,从美国的微...

【设计经验】3、ISE中烧录QSPI Flash以及配置mcs文件的加载速度与传输位宽

一、软件与硬件平台        软件平台:               操作系统:Windows 7 64-bit               开发套件:ISE14.7        硬件平台:               FPGA型号:XC6SLX45-CSG324               QSPI Flash型号:W25Q128BV 二、背景介绍...

openwrt的GPIO控制

为什么有些GPIO可以在/sys/class/gpio中控制,而有些不行呢? 先来看一看普通不需要C程序而是使用脚本的控制方法(Linux普遍适用): First step is making GPIO available inLinux: echo "29" > /sys/class/gpio/export then you need to d...

【转】说说Timing这回事

【转】说说Timing这回事 Intro 问:一个FPGA设计项目需要用哪些评判标准来检验? 功能正确; 时序收敛; 资源消耗少。 时序收敛,即Timing Closure,意思是使设计的各项时序指标能满足设计前所制定要求。因此,整个过程分为两部分: 制定时序要求 满足时序要求 Timing Constraints Classes 制定时...

高速AD中的LVDS和FPGA

通常情况下,模拟输入信号通过高速ADC的量化输出的数字信号需要交给FPGA进行处理。如果高速ADC采用LVDS输出,那么经量化处理过的数字信号将会有非常多的LVDS数据差分对。而LVDS数据接收端,接收到的LVDS差分数据对相互之间可能会存在非常小的一个时间差异,该时间差异往往是皮秒级别的,而随着高速ADC采样率的提升,目前大多数的高速ADC采样速率已...

风扇转速通过FPGA采样

1、风扇最大转速16000RPM,那么每一转需要时间60S/16000=0.00375S=375*10^4ns=T=T1+T2+T3+T4; 2、采样0.6S内的风扇detect信号的上升沿个数:0.6s/(375*10^4ns)=0.6*10^9ns/(375*10^4ns)=160 由于转数取最大值,所以T是最小的,那么160是最大计数个数,实际风扇规...